# 實習十三

# 單載子接面場效電晶體元件之基本特性

### ◆ 實習目的

- 1. 學習判斷 n 通道與 p 通道單載子接面場效電晶體種類之方法。
- 2. 學習判斷單載子接面場效電晶體之轉極 (G)、源極 (S) 與汲極 (D) 等 3 個接腳的方法。
- 3. 藉由實習過程·以瞭解單載子接面場效電晶體之基本原理與共源極(CS)組態之輸入、輸出電壓 電流特性曲線。



### 相關知識

- ◆ 場效電晶體 (Field-Effect Transistors; FET) 屬於一種單載子之電子元件,即 FET 之電流僅由多數載子的流動所控制,亦可稱為單載子場效電晶體 (Unipolar FET)。
- ◆ FET 為閘極 (Gate; G)、汲極 (Drain; D) 與源極 (Source; S) 所構成之三端電子元件,它直接利用閘極電壓來調整汲 源極間之通道空泛區寬度,以控制流過電晶體之電流,故此元件 (FET) 可視為電壓控制之電流源 (Voltage Control Current Source; VCIS)。
- ◆ 雙載子接面電晶體 (Bipolar Junction Transistor; BJT) 是由射極所發射之多數載子進入基極後,僅少部份與基極的多數載子結和外,大部份皆被集 基極之逆向偏壓收集起來,以形成集極電流之主要部份 (BJT 屬於雙載子之電子元件), 因此 BJT 是用基 射極電壓所產生之電流來控制集極電流,故可視為電流控制之電流源 (Current Control Current Source; ICIS)。
- ◆ 由前面之討論可知, FET 之間極 (Gate; G)、汲極 (Drain; D) 與源極 (Source; S) 等三個端點的電氣 特性,分別與 BJT 之基極 (Base; B)、集極 (Colletor; C) 與射極 (Emitter; E) 等三個端點的電氣特性 有相互對應關係。



### FET 與 BJT 之比較

- ◆ 單載子場效電晶體 (FET) 之物理結構與雙載子接面電晶體 (BJT) 完全不同,故兩種電晶體之電氣特性亦有許多不同,接著列出 FET 與 BJT 之主要不同特性如下:
- 1、控制 FET 之電流完全由多數載子移動來決定,而控制 BJT 之電流,分別由多數載子與少數載子之 移動來決定。
- 2、 FET 之汲極與源極區域的結構完全對稱,而 BJT 之 3 個區域的結構 (基極、射極與集極 ) 完全不 對稱,因此 FET 之構造較 BJT 簡單。
- 3、 FET 直接使用電場(外加電壓)來控制通過電晶體之電流,只要適當偏壓設計,便可用來代替電阻。
- 4、 FET 之輸入電阻相當高,因此輸入電流相當小, FET 具有相當高之扇入 (Fan-In) 與相當低之雜訊。
- 5、 當輸入 ( 閘 源極 ) 偏壓為零時,亦可使 FET 導通,即無障壁電壓 (Barrier Voltage) 之問題,故 FET 可用來設計相當良好之訊號截波器。而欲使 BJT 導通,必須在基 - 射極加上適當之順向偏壓。
- 6、 因輸入端具有高電容與高電阻之特性,導致 FET 之增益與頻帶寬度 (GBW) 乘積比 BJT 小,故操作速度亦比 BJT 慢,此為 FET 之最大缺點。



- ◆ 依構成 FET 之半導體材料來分類,可以分成 n 通道 (n Channel) 與 p 通道 (p Channel) 等兩種;若以結構來分類,場效電晶體 (FET) 可分成接面閘型 FET 接面場效電晶體 (Junction-Gate FET; JGFET) 與 絕 縁 閘 型 FET (Insulated-Gate FET; IGFET) 金 氧 半 場 效 電 晶 體 (Metal-Oxide-Semiconductor FET; MOSFET) 等兩大類。
- ◆ 接面閘型場效電晶體可分成接面場效電晶體 (Junction FET; JFET) 與金半場效電晶體 (Metal semiconductor FET; MESFET) 等兩種: 而絕緣閘型場效電晶體 (IGFET) 泛指金氧半場效電晶體 (MOSFET), 而依製程之不同, MOSFET 亦可分成加強型 (Enhancement) 與空乏型 (Depletion) 等兩種。
- ◆ 為節省篇幅起見,本實習僅討論接面場效電晶體 (JFET) 元件特性為主,而 MOSFET 之元件特性, 大致上與 JFET 相似的特性。
- ◆ 依據半導體材料來分類·接面場效電晶體 (JFET) 可以分成 n 通道 (n Channel) 與 p 通道 (p Channel) 等兩種,而控制這兩種 JFET 所流動電流之載子,僅分別為電子 (Electrons) 與電洞 (Holes)。



### 接面場效電晶體 (JFET) 之基本結構與符號

- ◆ 在一塊 n型 (p型) 半導體兩端作歐姆接觸,以形成汲極 與源極 等兩個端點,接著將閘極連接至兩塊 預先做好之 p+(n+)區,以形成第三個端點,即可構成 n 通道 (p 通道 )接面場效電晶體。
- ◆ 而 n 通道場效電晶體之透視圖、側面圖、電路符號與 p 通道之側面圖、電路符號,分別如下圖所示。







### JFET 之基本原理

▶ 當在閘極加上逆向偏壓 (Reverse Bias) 時,因閘極連接至較高慘雜濃度的 p<sup>+</sup>(n<sup>+</sup>) 區域,會導致空乏區大部分往較低慘雜濃度之通道擴散,即逆向偏壓所產生之空乏區,大部份會朝面積較大之通道擴散,故施加於閘極之逆向偏壓 (輸入電壓)可調整通道寬度,以達控制流過汲。源極電流 (輸出電流)之目的。



◆ 構成 η 型半導體材料之多數載子為電子 (Electrons), 而構成 ρ 型半導體材料之多數載子為電洞 (Holes), 而電洞移動率 μρ 只有電子移動率 μμ 的一半, 欲得到相同操作速度之 FET, 則 ρ 通道 (Channel) FET 之通道寬度必須為 η 通道 FET 之兩倍, 因此 η 通道 FET 較為常用, 故本書之討論皆以 η 通道為主。



### 接面場效電晶體之偏壓方式

- ◆ 因輸入端 ( 開極 ) 使用逆向偏壓來控制輸出電流,使 JFET 具有相當高之輸入阻抗,導致僅有相當 小之輸入電流 ( 幾乎可視為零 ),因此 FET 僅有電壓放大,而無電流放大之功能,故 FET 之偏壓 方式較 BJT 簡單。
- ◆ 當於汲-源極加入適當之偏壓後,若改變 JFET 閘-源極之逆向偏壓大小,即可調整通道之寬度(即改變通道之導電率),以控制輸出電流。而 // 通道與 // 通道之偏壓方式,分別如下圖(a)與(b)所示。









- ◆ 若在接面場效電晶體 (JFET) 之間 源極加入適當之逆向偏壓(V<sub>GS</sub>),即藉改變間 源極之逆向偏壓 (Reverse Bias) 大小來調整通道寬度 (即改變通道之導電率),以控制流過電晶體之輸出電流 (以 n 通道為例,輸出電流是由汲極流向源極 : I<sub>D</sub>),而這種使用外加輸入電壓 (電場),直接控制電晶體之輸出電流,故此種電子元件稱為場效電晶體。
- ◆ 當分別在閘 源極 (輸入端 )與汲 源極 (輸出端 )施加適當之偏壓 (以共源極電路組態的偏壓方式為例 )時,若適當的改變 V<sub>GS</sub> 與V<sub>DS</sub> 之大小,便可調整 JFET 之通道寬度,進而改變通道之導電率與電荷數量,以控制輸出電流(I<sub>D</sub>)之大小,以設計各種實際所需電子電路。
- ◆ 接著將分成 3 個部分,以討論辨別 JFET 之種類、接腳與共源極電路組態之輸出電壓 電流特性曲線。



n 通道 JFET



## 辨別 JFET 種類 (n 通道與 p 通道 ) 之方法

- ◆ 因 JFET 之汲極與源極連接至同一塊較低慘雜濃度之 n 型 (p 型 ) 半導體的兩端,以形成電流流通之 通道,因此汲-源極可視為一個等效電阻,而開-汲極與閘-源極之兩端,分別連接至高慘雜濃度之 p 型 (n型)與低慘雜濃度 n 型 (p型) 半導體的兩端,因此可視為 pn 接面二極體。
- ◆ 若利用 JFET 之物理結構特性,即可用三用電表來判斷 JFET 之種類。接著討論使用三用電表之歐姆檔,以判斷 JFET 之間極(G) 與種類的方法如下:
  - 1. 將類比式三用電表 (使用指針顯示之電表)之測量範圍選擇旋鈕撥至「R×10」的歐姆檔位,並確定電表之正、負電壓輸出端與進行歸零調整。
  - 2. 首先將三用電表之兩支測試棒接觸 JFET 之某 2 支接腳後,再將電表之兩支測試棒所接觸的接腳交換,如右圖所示,若這兩次測量電表之指針皆有相當大之偏轉,則待測之兩支接腳,即為 JFET 之汲極(D)與源極(S),而剩下未碰觸之接腳,即可判定為閘極(G)接腳。





3. 接著將三用電表之正電壓輸出端接觸 JFET 之閘極 (G), 而負輸出電壓接觸剩下之任一支接腳, 如右下 圖所示, 若電表之指針有大幅度之偏轉,則表示待測電晶體之種類為 n 通道 JFET。反之,將三用電表 之負電壓輸出端接觸 JFET 之閘極 (G), 而電壓正輸出端接觸剩下接腳之任一接腳, 若電表之指針有大幅度之偏轉,則表示待測電晶體之種類為 p 通道 JFET, 如左下圖所示。



判斷 JFET 之種類為 n 通道的示意圖



判斷 JFET 之種類為 p 通道的示意圖



### 分辨 JFET 之源極 (S) 與汲極 (D) 等 2 個接腳之方法

- ◆ 雖然 JFET 之源極 (S)與汲極 (D),皆連至同一塊區域之半導體,因此大部分 JFET 之源極與汲極可互 換使用。但有些 JFET 之源極與汲極互換使用,可能會導致增益下降之問題,故如何正確分辨 JFET 之源極與汲極,亦必須加以討論。接著討論確定 JFET 之源極與汲極接腳位置之方法如下:
  - 1. 將類比式三用電表 (使用指針顯示之電表)之測量範圍選擇旋鈕撥至「R×10」的歐姆檔位,並確定電表之正、負電壓輸出端與進行歸零調整。
  - 2. 假設待測 JFET 之種類為 "通道,首先將三用電表之正、負電壓輸出端,分別接觸尚未判定之 2 支接腳位置上,接著用手指(取代電阻)跨接正電壓輸出端與開極後,如右圖所示。若電表之指針有大幅度之偏轉,則電表之正電壓輸出端所接觸之端點為汲極,而電表之負電壓輸出端所接觸之端點為源極。若電表之指針沒有明顯的偏轉,則對調正、負電壓輸出端所接觸之接腳 (手指依然跨接正電壓輸出端與開極),再重複上述動作。



3. 假設待測 JFET 之種類為 p 通道,首先將三用電表之正、負電壓輸出端,分別接觸尚未判定之 2 支接 腳位置上,接著用手指 (取代電阻)跨接負電壓輸出端 (此端點與 JFET 之其中一支接腳接觸) 與閘極後,如下圖所示。若電表之指針有大幅度之偏轉,則電表之負輸出電壓端所接觸之端點為汲極, 而電表之正輸出電壓端所接觸之端點為源極。若電表之指針沒有明顯偏轉,則對調正、負電壓輸出端 所接觸之接腳 (手指依然跨接負電壓輸出端與閘極),再重複上述動作。





## 共源極 (CS) 電路組態之輸出電壓 - 電流特性曲線

- ◆ 當分別在閘 源極與汲 源極施加適當之偏壓(V<sub>GS</sub> 與 V<sub>DS</sub>) 時,若適當的改變 V<sub>GS</sub> 與 V<sub>DS</sub> 之大小,便可調整 JFET 之 通道寬度,進而改變通道之導電率與電荷數量,以控制輸出電流 (I<sub>D</sub>) 之大小。當使用者了解這些電壓與電流之關係後,便可使用 JFET 來設計各種實際所需電子電路。
- ◆ 當加上不同偏壓 (V<sub>GS</sub> 與 V<sub>DS</sub>) 於 n 通道 JFET 後,便可討論 V<sub>GS</sub> 、 V<sub>DS</sub> 與 I<sub>D</sub> 間之關係,分成截止區、歐姆區、飽和區與 崩潰區等 4 個工作區,以說明 n 通道 JFET 的操作原理如下:





1、歐姆區(使用  $V_{DS}$  控制  $I_D$ ): 若 $V_{GS}$ 接受固定逆向偏壓,導致通道形成固定大小之空乏區。當 $V_{DS} < V_P$ 時,因通道之寬度固定,則  $I_D$ 會隨 $V_{DS}$ 之上升而逐漸增加,即 $V_{DS}$ 與  $I_D$ 成近似線性關係,此時 JFET 之特性與電阻相同。





而 JFET 操作在歐姆區之汲極電流 Ip 可表示為

$$I_{D} = \frac{I_{DSS}}{V_{P}^{2}} \cdot (2 \cdot (V_{GS} + V_{P}) \cdot V_{DS} - V_{DS}^{2})$$

註:當 JFET 操作於飽和區,且輸入電壓  $V_{GS}=0$  時,所得之汲極電流稱為  $I_{DSS}$ 。



2、飽和區(使用  $V_{GS}$  控制  $I_D$ ):若  $V_{GS}$  接受固定逆向偏壓, $I_D$  會隨著  $V_{DS}$  之上升而增加,而隨著  $I_D$  之增加,沿著通道電阻所呈現之歐姆壓降,亦會在接面形成反向偏壓,導致通道受到擠壓,而逐漸減少通道之寬度。當  $V_{DS}$  增加到某一值時,即使再增加 $V_{DS}$ , $I_D$  亦會保持定值(通道之導電率不改變),而此時 $V_{DS}$  稱為夾止電壓 (Pinch-Off Voltage)。當 $V_{DS} > V_P$ 時,JFET 便會進入飽和區操作( $I_D$ 之大小會隨 $V_{GS}$ 之減少而增加),而此時之 $I_D = I_{DSS} \cdot \left(1 + \frac{V_{GS}}{V_S}\right)^2$ 。





註:夾止電壓之大小會隨  $V_{GS}$  之減少而降低,當  $V_{GS}=0$  時,所得之汲極電流與夾止電壓,分別被稱為  $I_{DSS}($  最大之  $I_{D})$  與 $V_{P}($ 最大之夾止電壓),而這兩個物理量為 JFET 相當重要的參數。

3、 截止區:若  $V_{DS}$  之大小固定時,隨著  $V_{GS}$  逆向偏壓之增加,通道的空乏區亦會隨之加大,導致通道之寬度逐漸縮小 (即導電率下降),因此  $I_D$  亦會隨之減小。當  $V_{GS}$  之逆向電壓達到某一值時,通道之寬度會縮小為零 (即通道完全被堵住),導致 JFET 完全截止 (Cut-Off),此時 JFET 之  $I_D$  會降低至零,而此時之  $V_{GS}$  稱為  $V_{GS(eff)}$ 。



註:當 JFET 操作於飽和區之夾止(Pinch-Off)現象(當 $V_{GS}=0$  時,所得之 $V_{DS}$ 稱為夾止電壓  $V_P$ ) 與操作於截止區之截止 (Cut-Off) 現象 (當 $V_{GS}$  達到某一值時,導致 JFET 完全截止之 $V_{GS}$  稱為 $V_{GS(off)}$ ) 完全不同。雖然這兩個現象完全不同,但依據 JFET 之特性, $V_{GS(off)}$  與  $V_P$  為相等,且符號相反之數值,即  $V_{GS(off)}=-V_P$ ,故 JFET 操作在飽和區之 $I_D=I_{DSS}\cdot\left(1-\frac{V_{GS}}{V_{GS(off)}}\right)^2$ 

- 4、崩潰區:當  $V_{GS}$  之逆向電壓固定,若繼續增加  $V_{DS}$  至某一大小時,此 $V_{DS}$  會貫穿整個通道,導致 JFET 之崩潰 (Breakdown),而此時之崩潰電壓稱為  $V_{DSS}$ 。一般而言,崩潰電壓  $(V_{DSS})$  之大小與  $V_{GS}$  有關,即愈大之  $V_{GS}$  會導致愈大之 $V_{DSS}$ 。
- ◆ 綜合以上之討論,即可繪出,通道 JFET 所構成之共源極組態的輸出特性曲線 (輸出電壓 V<sub>DS</sub> 對輸出電流 I<sub>D</sub> 之關係,而以輸入電壓 V<sub>DS</sub> 作参考 ),如下圖所示。





### n 通道 JFET 之 $V_{DS}$ - $I_D$ 特性曲線與 $V_{GS}$ - $I_D$ 轉換特性曲線

◆ 由 n 通道 JFET 之操作原理可得  $V_{DS}$  –  $I_D$  特性曲線,如右下圖所示,當  $I_D$  = 0 時,  $V_{GS}$  =  $V_{GS(off)}$  ;而當  $V_{GS}$  = 0 時,  $I_D$  =  $I_{DSS}$  ,若以這個電壓與電流之量為端點,配合實驗之方式 (JFET 操作於飽和區 ),以施加不同  $V_{GS}$  時,所對應之  $I_D$  ,所得到的  $V_{GS}$  與  $I_D$  關係,即可得到 n 通道 JFET 之  $V_{GS}$  –  $I_D$  轉換特性曲線 ,如右下圖所示。







# 實習步驟與結果

#### (一)辨別 JFET 之種類 (n 通道與 p 通道 )



表 13-1 判斷 JFET 之閘極 (G) 與種類

| 測量               | 正電壓輸出端 | 1 | 1 | 2  | 2  | 3 | 3 | 判斷測   | ■結果  |
|------------------|--------|---|---|----|----|---|---|-------|------|
| 接腳<br>JFET<br>種類 | 負電壓輸出端 | 2 | 3 | 1  | 3  | 1 | 2 | G 極接腳 | 種類   |
| 2SK30A           | 電阻値(Ω) | œ | œ | 90 | 90 | œ | 8 | 2     | n 通道 |
| 2SK40            | 電阻値(Ω) | œ | œ | 85 | 85 | œ | œ | 2     | n 通道 |

#### (二)判斷源(S)、閘極(G)與汲極(D)等3個接腳之方法



表 13-2 判斷 JFET 之源極 (S) 與汲極 (D) 接腳位置

| 測量               | 正電壓輸出端 | 1   | 3   | 判斷測量結果    |                  |  |
|------------------|--------|-----|-----|-----------|------------------|--|
| 接腳<br>JFET<br>種類 | 負電壓輸出端 | 3   | 1   | 源極 (S) 接腳 | <b>没極</b> (D) 接腳 |  |
| 2SK30A           | 電阻値(Ω) | 450 | 450 | 1         | 3                |  |
| 2SK40            | 電阻値(Ω) | 700 | 700 | 1         | 3                |  |



### (三) n 通道 JFET 之 l<sub>DSS</sub> 的測量





表 13-3 不同外加偏壓  $V_{DD}$  之 n 通道 JFET 的  $I_{DSS}$  恒

| $V_{DD}(V)$   | 1    | 2    | 4    | 6    | 8    | 10   | 12   |
|---------------|------|------|------|------|------|------|------|
| $V_{DS}(V)$   | 0.27 | 0.57 | 1.34 | 2.59 | 4.48 | 6.45 | 8.38 |
| $I_{DSS}(mA)$ | 0.72 | 1.47 | 2.69 | 3.43 | 3.58 | 3.62 | 3.63 |





#### (四) n 通道 JFET 之 V<sub>GS (off)</sub> 測量



表 13-4 不同外加偏壓  $V_{DD}$  之 n 通道 JFET 的  $V_{GS (off)}$  值

| $V_{DD}(V)$      | 5    | 7    | 10   | 12    |  |
|------------------|------|------|------|-------|--|
| $V_{GS(off)}(V)$ | 2.12 | 2.14 | 2.18 | ~2.26 |  |



#### (五)共源極 (CS) 組態之輸出電壓 - 電流 ( $V_{DS} - I_{D}$ ) 特性曲線



表 13-5 共源極 (CS) 組態之  $V_{GS} \cdot I_D$  與  $V_{DS}$  的關係値

| $V_{DS}(V)$ $I_{D}(mA)$ | 1    | 2    | 3    | 5    | 6    | 8    | 10   |
|-------------------------|------|------|------|------|------|------|------|
| 0                       | 2.27 | 3.3  | 3.52 | 3.61 | 3.63 | 3.65 | 3.65 |
| -0.5V                   | 1.68 | 2.11 | 2.18 | 2.23 | 2.24 | 2.26 | 2.26 |
| -1V                     | 0.85 | 1    | 1.03 | 1.05 | 1.06 | 1.06 | 1.07 |
| -1.5V                   | 0.32 | 0.34 | 0.35 | 0.35 | 0.36 | 0.36 | 0.36 |
| - 2 V                   | 0.01 | 0.01 | 0.01 | 0.01 | 0.01 | 0.01 | 0.01 |





■ 13-16 共源極 (CS) 組態之 V<sub>DS</sub> - I<sub>D</sub> (以 V<sub>GS</sub> 作参考 ) 特性曲線







#### $(\uparrow)$ 利用示波器直接測量共源極組態之 $V_{DS} = I_D$ (以 $V_{GS}$ 作参考)特性曲線







